IC Phoenix
 
Home ›  SS99 > STA339BWS-STA339BWS13TR,2.1 channel high efficiency digital audio system
STA339BWS-STA339BWS13TR Fast Delivery,Good Price
Part Number:
If you need More Quantity or Better Price,Welcom Any inquiry.
We available via phone +865332716050 Email
Partno Mfg Dc Qty AvailableDescript
STA339BWSSTN/a18200avai2.1 channel high efficiency digital audio system
STA339BWS13TRSTN/a12400avai2.1 channel high efficiency digital audio system
STA339BWS13TRSTMicroelectronicsN/a4673avai2.1 channel high efficiency digital audio system


STA339BWS ,2.1 channel high efficiency digital audio systemElectrical specifications for the power section . . . . . 143.6 Power on/off sequence . . . ..
STA339BWS13TR ,2.1 channel high efficiency digital audio systemFeatures  Automatic invalid input-detect mute Wide-range supply voltage, 4.5 V to 21.5 V  Up to ..
STA339BWS13TR ,2.1 channel high efficiency digital audio systemSTA339BWS2.1-channel 40-watt high-efficiency digital system® Sound TerminalDatasheet - production d ..
STA339BWTR ,2.1-channel high-efficiency digital audio systemSTA339BW2.1 channel high-efficiency digital audio systemDatasheet - production data Dedicated LFE ..
STA369BWS ,2.1-channel 40-W high-efficiency digital audio system Sound TerminalFeatures2with fast recall via I C interface Wide-range supply voltage, 4.5 V to 21.5 V  Extended ..
STA369BWSTR ,2.1-channel 40-W high-efficiency digital audio system Sound TerminalSTA369BWS2.1-channel 40-watt high-efficiency digital audio system® Sound TerminalDatasheet - produc ..
STS5N15F3 ,N-channel 150 V, 0.045 Ω, 5 A, SO-8 STripFET͐2;2; III Power MOSFETAbsolute maximum ratingsSymbol Parameter Value UnitV Drain-source voltage (V = 0) 150 VDS GSV Gate- ..
STS5N15F4 ,N-channel 150 V, 0.057 Ohm, 5 A, SO-8 STripFET(TM) DeepGATE(TM) Power MOSFETElectrical characteristics (T = 25 °C unless otherwise specified)J Table 5. On/off statesSymbol Par ..
STS5NF60L ,N-CHANNEL 60VSTS5NF60L®N - CHANNEL 60V - 0.045Ω - 5A SO-8STripFET™ POWER MOSFETPRELIMINARY DATATYPE V R IDSS DS( ..
STS5NS150 ,N-CHANNEL 150VABSOLUTE MAXIMUM RATINGSSymbol Parameter Value UnitV Drain-source Voltage (V = 0) 150 VDS GSV Drain ..
STS5PF20V ,P-CHANNEL 20VELECTRICAL CHARACTERISTICS (T = 25 °C UNLESS OTHERWISE SPECIFIED)JOFFSymbol Parameter Test Conditio ..
STS5PF30L ,PSTS5PF30LP-CHANNEL 30V - 0.070 Ω - 5A SO-8STRIPFET™ POWER MOSFETTYPE V R IDSS DS(on) DSTS5PF30L 30V ..


STA339BWS-STA339BWS13TR
2.1 channel high efficiency digital audio system
September 2014 DocID015276 Rev 8 1/79 A339BWS
2.1-channel 40-watt high-efficiency digital system
Sound Terminal®
Datasheet - production data
Features
Wide-range supply voltage, 4.5 V to 21.5 V Three power output configurations: 2 channels of ternary PWM (2 x 20 W into
8  at 18 V) + PWM output 2 channels of ternary PWM (2 x 20 W into
8  at 18 V) + ternary stereo line-out 2.1 channels of binary PWM (left, right,
LFE) (2 x 9 W into 4 +1 x 20 W into 8 
at 18 V) FFX with 100-dB SNR and dynamic range Scalable FFX modulation index Selectable 32- to 192-kHz input sample ratesI2 C control with selectable device address Digital gain/attenuation +48 dB to -80 dB with
0.5-dB/step resolution Soft volume update with programmable ratio Individual channel and master gain/attenuation Two independent DRCs configurable as a
dual-band anticlipper (B2 DRC) or as
independent limiters/compressors EQ-DRC for DRC based on filtered signals Dedicated LFE processing for bass boosting Audio presets: 15 preset crossover filters 5 preset anticlipping modes Preset nighttime listening mode Individual channel soft/hard mute Independent channel volume and DSP bypassI2 S input data interface Input and output channel mapping Automatic invalid input-detect mute Up to 8 user-programmable biquads/channel Three coefficient banks for storing EQ presets
with fast recall via I2 C interface Bass/treble tones and de-emphasis control Selectable high-pass filter for DC blocking Advanced AM interference frequency
switching and noise suppression modes Selectable high- or low-bandwidth
noise-shaping topologies Selectable clock input ratio 96-kHz internal processing sample rate Thermal overload and short-circuit protection
technology Video apps: 576 x fS input mode supported Pin and SW compatible with STA333BW,
STA339BW, STA559BW and STA559BWS

Table 1. Device summary
Order code Package Packaging

STA339BWS PowerSSO-36 EPD Tube
STA339BWS13TR PowerSSO-36 EPD Tape and reel
Contents STA339BWS
2/79 DocID015276 Rev 8
Contents Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8 Pin connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10

2.1 Connection diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
2.2 Pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 Electrical specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
3.1 Absolute maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
3.2 Thermal data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
3.3 Recommended operating conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
3.4 Electrical specifications for the digital section . . . . . . . . . . . . . . . . . . . . . 13
3.5 Electrical specifications for the power section . . . . . . . . . . . . . . . . . . . . . 14
3.6 Power on/off sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16 Serial audio interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
4.0.1 Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
4.0.2 Delay serial clock enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
4.0.3 Channel input mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17 Processing data paths . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 182 C bus specification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
6.1 Communication protocol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
6.1.1 Data transition or change . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
6.1.2 Start condition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
6.1.3 Stop condition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
6.1.4 Data input . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
6.2 Device addressing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
6.3 Write operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
6.3.1 Byte write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
6.3.2 Multi-byte write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
6.4 Read operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
6.4.1 Current address byte read . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
DocID015276 Rev 8 3/79
STA339BWS Contents

6.4.2 Current address multi-byte read . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
6.4.3 Random address byte read . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
6.4.4 Random address multi-byte read . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22 Register description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
7.1 Configuration registers (addr 0x00 to 0x05) . . . . . . . . . . . . . . . . . . . . . . . 25
7.1.1 Configuration register A (addr 0x00) . . . . . . . . . . . . . . . . . . . . . . . . . . .25
7.1.2 Configuration register B (addr 0x01) . . . . . . . . . . . . . . . . . . . . . . . . . . .27
7.1.3 Configuration register C (addr 0x02) . . . . . . . . . . . . . . . . . . . . . . . . . . .30
7.1.4 Configuration register D (addr 0x03) . . . . . . . . . . . . . . . . . . . . . . . . . . .31
7.1.5 Configuration register E (addr 0x04) . . . . . . . . . . . . . . . . . . . . . . . . . . .33
7.1.6 Configuration register F (addr 0x05) . . . . . . . . . . . . . . . . . . . . . . . . . . .35
7.2 Volume control registers (addr 0x06 - 0x0A) . . . . . . . . . . . . . . . . . . . . . . 44
7.2.1 Mute/line output configuration register (addr 0x06) . . . . . . . . . . . . . . . .45
7.2.2 Master volume register (addr 0x07) . . . . . . . . . . . . . . . . . . . . . . . . . . . .45
7.2.3 Channel 1 volume (addr 0x08) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .45
7.2.4 Channel 2 volume (addr 0x09) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .45
7.2.5 Channel 3 / line output volume (addr 0x0A) . . . . . . . . . . . . . . . . . . . . .46
7.3 Audio preset registers (addr 0x0B and 0x0C) . . . . . . . . . . . . . . . . . . . . . 47
7.3.1 Audio preset register 1 (addr 0x0B) . . . . . . . . . . . . . . . . . . . . . . . . . . . .47
7.3.2 Audio preset register 2 (addr 0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . .47
7.4 Channel configuration registers (addr 0x0E - 0x10) . . . . . . . . . . . . . . . . . 49
7.5 Tone control register (addr 0x11) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
7.6 Dynamic control registers (addr 0x12 - 0x15) . . . . . . . . . . . . . . . . . . . . . 51
7.6.1 Limiter 1 attack/release rate (addr 0x12) . . . . . . . . . . . . . . . . . . . . . . . .51
7.6.2 Limiter 1 attack/release threshold (addr 0x13) . . . . . . . . . . . . . . . . . . .51
7.6.3 Limiter 2 attack/release rate (addr 0x14) . . . . . . . . . . . . . . . . . . . . . . . .52
7.6.4 Limiter 2 attack/release threshold (addr 0x15) . . . . . . . . . . . . . . . . . . .52
7.6.5 Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .52
7.6.6 Limiter 1 extended attack threshold (addr 0x32) . . . . . . . . . . . . . . . . . .56
7.6.7 Limiter 1 extended release threshold (addr 0x33) . . . . . . . . . . . . . . . . .57
7.6.8 Limiter 2 extended attack threshold (addr 0x34) . . . . . . . . . . . . . . . . . .57
7.6.9 Limiter 2 extended release threshold (addr 0x35) . . . . . . . . . . . . . . . . .57
7.7 User-defined coefficient control registers (addr 0x16 - 0x26) . . . . . . . . . . 57
7.7.1 Coefficient address register (addr 0x16) . . . . . . . . . . . . . . . . . . . . . . . .57
7.7.2 Coefficient b1 data register bits (addr 0x17 - 0x19) . . . . . . . . . . . . . . . .57
Contents STA339BWS
4/79 DocID015276 Rev 8
7.7.3 Coefficient b2 data register bits (addr 0x1A - 0x1C) . . . . . . . . . . . . . . .58
7.7.4 Coefficient a1 data register bits (addr 0x1D - 0x1F) . . . . . . . . . . . . . . .58
7.7.5 Coefficient a2 data register bits (addr 0x20 - 0x22) . . . . . . . . . . . . . . . .58
7.7.6 Coefficient b0 data register bits (addr 0x23 - 0x25) . . . . . . . . . . . . . . . .59
7.7.7 Coefficient read/write control register (addr 0x26) . . . . . . . . . . . . . . . . .59
7.7.8 Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .59
7.7.9 Thermal warning and overcurrent adjustment (TWOCL) . . . . . . . . . . . .63
7.8 Variable max power correction registers (addr 0x27 - 0x28) . . . . . . . . . . 64
7.9 Distortion compensation registers (addr 0x29 - 0x2A) . . . . . . . . . . . . . . . 64
7.10 Fault detect recovery constant registers (addr 0x2B - 0x2C) . . . . . . . . . . 64
7.11 Device status register (addr 0x2D) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
7.12 EQ coefficients and DRC configuration register (addr 0x31) . . . . . . . . . . 66
7.13 Extended configuration register (addr 0x36) . . . . . . . . . . . . . . . . . . . . . . 67
7.13.1 Dual-band DRC (B2 DRC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .67
7.13.2 EQ DRC mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .68
7.14 Soft volume configuration registers (addr 0x37 - 0x38) . . . . . . . . . . . . . . 70
7.15 DRC RMS filter coefficients (addr 0x39-0x3E) . . . . . . . . . . . . . . . . . . . . . 71 Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
8.1 Application schematics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
8.2 PLL filter circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
8.3 Typical output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74 Package thermal characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75 Package mechanical data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76 Revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
DocID015276 Rev 8 5/79
STA339BWS List of tables
List of tables

Table 1. Device summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1
Table 2. Pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10
Table 3. Absolute maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .12
Table 4. Thermal data. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .12
Table 5. Recommended operating condition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .13
Table 6. Electrical specifications - digital section (Tamb = 25 °C) . . . . . . . . . . . . . . . . . . . . . . . . . . .13
Table 7. Electrical specifications - power section . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .14
Table 8. Timing parameters for slave mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
Table 9. Register summary. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
Table 10. Master clock select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
Table 11. Input sampling rates . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
Table 12. Internal interpolation ratio . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
Table 13. IR bit settings as a function of input sample rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
Table 14. Thermal warning recovery bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
Table 15. Thermal warning adjustment bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
Table 16. Fault detect recovery bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
Table 17. Serial audio input interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
Table 18. Serial data first bit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
Table 19. Support serial audio input formats for MSB-first (SAIFB = 0) . . . . . . . . . . . . . . . . . . . . . . .28
Table 20. Supported serial audio input formats for LSB-first (SAIFB = 1) . . . . . . . . . . . . . . . . . . . . .28
Table 21. Delay serial clock enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .29
Table 22. Channel input mapping. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .30
Table 23. FFX power output mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .30
Table 24. FFX compensating pulse size bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .30
Table 25. Compensating pulse size . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .31
Table 26. Overcurrent warning bypass. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .31
Table 27. High-pass filter bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .31
Table 28. De-emphasis. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Table 29. DSP bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Table 30. Postscale link . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Table 31. Biquad coefficient link . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Table 32. Dynamic range compression/anticlipping bit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Table 33. Zero-detect mute enable. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33
Table 34. Submix mode enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33
Table 35. Max power correction variable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33
Table 36. Max power correction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33
Table 37. Noise-shaper bandwidth selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .34
Table 38. AM mode enable. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .34
Table 39. PWM speed mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .34
Table 40. Distortion compensation variable enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .34
Table 41. Zero-crossing volume enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .35
Table 42. Soft volume update enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .35
Table 43. Output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .35
Table 44. Output configuration engine selection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .36
Table 45. Invalid input detect mute enable. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .43
Table 46. Binary output mode clock loss detection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .43
Table 47. LRCK double trigger protection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .43
Table 48. Auto EAPD on clock loss . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .43
ic,good price


TEL:86-533-2716050      FAX:86-533-2716790
   

©2020 IC PHOENIX CO.,LIMITED