CMOS Digital Integrated Circuit Silicon Monolithic The TC40107BP is a dual negative-edge-triggered JK flip-flop integrated circuit manufactured by Toshiba.  
### **Specifications:**  
- **Logic Type:** JK Flip-flop  
- **Number of Circuits:** 2  
- **Trigger Type:** Negative Edge  
- **Supply Voltage (VCC):** 3V to 18V  
- **High-Level Output Current:** -4.2mA  
- **Low-Level Output Current:** 4.2mA  
- **Propagation Delay Time:** 160ns (typical at 5V)  
- **Operating Temperature Range:** -40°C to +85°C  
- **Package:** 14-pin DIP (Dual In-line Package)  
### **Descriptions and Features:**  
- **Dual JK Flip-Flop:** Contains two independent JK flip-flops in a single IC.  
- **Negative-Edge Triggering:** Changes state on the falling edge of the clock signal.  
- **Direct Clear Inputs:** Each flip-flop has an asynchronous clear input (CLR) to reset the output.  
- **Wide Operating Voltage Range:** Supports 3V to 18V, making it versatile for different logic levels.  
- **High Noise Immunity:** CMOS technology ensures reliable operation in noisy environments.  
- **Low Power Consumption:** Suitable for battery-operated devices.  
- **Standard Pin Configuration:** Compatible with industry-standard logic ICs.  
This IC is commonly used in digital circuits for sequential logic applications, such as counters, shift registers, and control systems.