Dual Negative-Edge-Triggered J-K Flip-Flop With Clear And Preset The SN74LVC112APW is a dual negative-edge-triggered J-K flip-flop manufactured by Texas Instruments (TI).  
### **Specifications:**  
- **Logic Type:** J-K Flip-flop  
- **Number of Circuits:** 2  
- **Trigger Type:** Negative Edge  
- **Output Type:** Push-Pull  
- **Supply Voltage Range:** 1.65V to 3.6V  
- **High-Level Output Current:** -24mA  
- **Low-Level Output Current:** 24mA  
- **Propagation Delay Time:** 4.3ns (max) at 3.3V  
- **Operating Temperature Range:** -40°C to +85°C  
- **Package:** TSSOP-16  
### **Descriptions and Features:**  
- **Dual Flip-Flop:** Contains two independent J-K flip-flops with clear and preset inputs.  
- **Wide Operating Voltage:** Supports 1.65V to 3.6V, making it suitable for low-voltage applications.  
- **High-Speed Operation:** Optimized for 3.3V operation with fast propagation delay.  
- **Low Power Consumption:** Designed for power-sensitive applications.  
- **Balanced Output Drive:** Push-pull outputs provide symmetrical drive characteristics.  
- **ESD Protection:** Exceeds 2000V per JESD 22 (Human Body Model).  
This device is commonly used in digital systems for data storage, synchronization, and control applications.