Dual Negative-Edge-Triggered J-K Flip-Flop With Clear And Preset The SN74LVC112ANSR is a dual negative-edge-triggered J-K flip-flop manufactured by Texas Instruments (TI).  
### **Specifications:**  
- **Logic Type:** J-K Flip-Flop  
- **Number of Circuits:** 2  
- **Output Type:** Push-Pull  
- **Supply Voltage Range:** 1.65V to 3.6V  
- **High-Level Output Current:** -24mA  
- **Low-Level Output Current:** 24mA  
- **Propagation Delay Time:** 4.6ns at 3.3V  
- **Operating Temperature Range:** -40°C to +85°C  
- **Package / Case:** SOIC-16  
- **Mounting Type:** Surface Mount  
### **Descriptions and Features:**  
- **Dual J-K Flip-Flop:** Contains two independent flip-flops with individual J, K, clock (CLK), preset (PRE), and clear (CLR) inputs.  
- **Negative-Edge Triggering:** The flip-flops change state on the falling edge of the clock signal.  
- **Wide Operating Voltage:** Supports 1.65V to 3.6V, making it suitable for low-voltage applications.  
- **High Drive Outputs:** Capable of driving up to 24mA, ensuring strong signal integrity.  
- **Low Power Consumption:** Optimized for battery-operated and portable devices.  
- **Schmitt-Trigger Inputs:** Allows for slow input transition and better noise immunity.  
- **Industrial Temperature Range:** Suitable for harsh environments.  
This device is commonly used in digital systems for data storage, synchronization, and signal processing.