Dual Negative-Edge-Triggered J-K Flip-Flop With Clear And Preset The SN74LVC112ADBR is a dual negative-edge-triggered J-K flip-flop manufactured by Texas Instruments (TI). Below are the factual details from Ic-phoenix technical data files:
### **Manufacturer:**  
Texas Instruments (TI)  
### **Pb-Free Specifications:**  
- The device is **Pb-free (RoHS compliant)**.  
- It meets the requirements of the Restriction of Hazardous Substances (RoHS) directive.  
### **Descriptions:**  
- The SN74LVC112ADBR is a **dual J-K flip-flop** with **negative-edge triggering**.  
- It features **individual J, K, clock (CLK), preset (PRE), and clear (CLR) inputs** for each flip-flop.  
- The outputs include **Q and complementary Q (Q̅)** for each flip-flop.  
- Operates within a **1.65V to 3.6V** supply voltage range, making it suitable for **low-voltage applications**.  
- Supports **3.3V and lower voltage systems** with **5V-tolerant inputs**.  
### **Features:**  
- **Dual negative-edge-triggered J-K flip-flops** in a single package.  
- **Wide operating voltage range:** **1.65V to 3.6V**.  
- **5V-tolerant inputs** allow interfacing with 5V logic.  
- **High noise immunity** for reliable performance.  
- **Low power consumption** (typical **ICC of 10 µA**).  
- **Fast propagation delay:** **3.7 ns (max) at 3.3V**.  
- **Packaging:** **SSOP (DBR) – 16-pin** (Shrink Small Outline Package).  
- **Industrial temperature range:** **-40°C to 85°C**.  
This information is strictly based on the manufacturer's specifications and datasheet.