Dual J-K Flip-Flops With Clear The SN74LS107ANSR is a dual negative-edge-triggered J-K flip-flop manufactured by Texas Instruments (TI).  
### **Specifications:**  
- **Logic Family:** LS (Low-Power Schottky)  
- **Number of Circuits:** 2 (Dual)  
- **Trigger Type:** Negative Edge  
- **Supply Voltage Range:** 4.75V to 5.25V (Nominal 5V)  
- **High-Level Output Current:** -0.4mA  
- **Low-Level Output Current:** 8mA  
- **Propagation Delay Time:** 20ns (Typical)  
- **Operating Temperature Range:** 0°C to 70°C  
- **Package:** SOIC-14  
- **Mounting Type:** Surface Mount  
### **Descriptions:**  
- Each flip-flop has independent J, K, clock (CLK), clear (CLR), and preset (PR) inputs.  
- Outputs include Q and complementary Q̅.  
- Direct clear and preset override the clock input.  
### **Features:**  
- **Edge-Triggered Operation:** Changes state on the negative-going clock edge.  
- **Versatile Inputs:** J and K inputs allow for toggle, set, reset, or hold functions.  
- **Asynchronous Clear and Preset:** Allows immediate output control.  
- **Low Power Consumption:** Typical power dissipation of 20mW per flip-flop.  
- **Wide Operating Voltage Range:** Compatible with TTL logic levels.  
This device is commonly used in counters, registers, and control logic applications.