Dual J-K Negative-Edge-Triggered Flip-Flop With Clear And Preset The SN74F112DR is a dual negative-edge-triggered J-K flip-flop manufactured by Texas Instruments. Below are its specifications, descriptions, and features:
### **Specifications:**  
- **Manufacturer:** Texas Instruments (TI)  
- **Category:** Flip-Flop  
- **Logic Type:** J-K Negative-Edge-Triggered Flip-Flop  
- **Number of Circuits:** 2  
- **Number of Bits per Element:** 1  
- **Trigger Type:** Negative Edge  
- **Supply Voltage Range:** 4.5V to 5.5V  
- **Operating Temperature Range:** 0°C to 70°C  
- **Package / Case:** SOIC-16  
- **Mounting Type:** Surface Mount  
- **Output Type:** Differential  
- **Propagation Delay Time:** 6.5 ns (typical)  
- **High-Level Output Current:** -1 mA  
- **Low-Level Output Current:** 20 mA  
- **Input Capacitance:** 3 pF  
### **Descriptions:**  
- The SN74F112DR is a dual J-K flip-flop with individual J, K, clock (CLK), preset (PRE), and clear (CLR) inputs.  
- It operates on negative-edge triggering, meaning the outputs change state on the falling edge of the clock signal.  
- The device features asynchronous preset and clear inputs for immediate state control.  
- Designed for high-speed digital logic applications.  
### **Features:**  
- **High-Speed Operation:** Optimized for fast switching applications.  
- **Dual Flip-Flop:** Contains two independent J-K flip-flops in a single package.  
- **Asynchronous Inputs:** Clear (CLR) and preset (PRE) override clock and data inputs.  
- **Wide Operating Voltage:** Supports standard 5V logic levels.  
- **Low Power Consumption:** Efficient for battery-operated and power-sensitive applications.  
- **Surface-Mount Package:** SOIC-16 for compact PCB designs.  
This information is based solely on the manufacturer's datasheet and technical documentation.