DUAL JK NEGATIVE EDGE-TRIGGERED FLIP-FLOP The SN54LS113J is a dual J-K negative-edge-triggered flip-flop manufactured by Texas Instruments (TI).  
### **Specifications:**  
- **Logic Type:** J-K Flip-Flop  
- **Number of Circuits:** 2  
- **Trigger Type:** Negative Edge  
- **Output Type:** Standard  
- **Supply Voltage Range (VCC):** 4.5V to 5.5V  
- **Operating Temperature Range:** -55°C to +125°C  
- **Package / Case:** CDIP-16 (Ceramic Dual In-Line Package)  
- **Mounting Type:** Through Hole  
- **Propagation Delay Time:** Typically 20ns (at 5V)  
- **High-Level Output Current:** -0.4mA  
- **Low-Level Output Current:** 8mA  
### **Descriptions and Features:**  
- Dual J-K flip-flop with individual J, K, clock (CLK), preset (PRE), and clear (CLR) inputs.  
- Negative-edge-triggered clocking for synchronous operation.  
- Direct clear and preset inputs for asynchronous control.  
- Fully buffered for improved noise immunity.  
- Compatible with TTL logic levels.  
- Designed for high-speed operation in military and industrial applications.  
This device is part of the **SN54LS** series, which is the military-grade version with a wider temperature range compared to the commercial **SN74LS** series.