DUAL JK POSITIVE EDGE-TRIGGERED FLIP-FLOP The SN54LS109J is a dual J-K positive-edge-triggered flip-flop manufactured by Texas Instruments (TI).  
### **Specifications:**  
- **Logic Type:** J-K Flip-Flop  
- **Technology:** LS (Low-Power Schottky)  
- **Number of Circuits:** 2  
- **Trigger Type:** Positive Edge  
- **Supply Voltage (VCC):** 4.5V to 5.5V  
- **Operating Temperature Range:** -55°C to +125°C (Military Grade)  
- **Package / Case:** CDIP-16 (Ceramic Dual In-Line Package)  
- **Output Type:** Standard  
- **Propagation Delay Time:** Typically 15ns  
- **High-Level Output Current:** -0.4mA  
- **Low-Level Output Current:** 8mA  
### **Descriptions and Features:**  
- Contains two independent J-K flip-flops with individual J, K, clock (CLK), preset (PRE), and clear (CLR) inputs.  
- Positive-edge-triggered clocking for synchronous operation.  
- Direct clear and preset inputs for asynchronous control.  
- Fully buffered for improved noise immunity.  
- Suitable for high-reliability applications due to military-grade temperature range.  
- Compatible with TTL (Transistor-Transistor Logic) standards.  
This device is commonly used in counters, registers, and control logic circuits.